吉永 透 (Toru Yoshinaga)
趣味:野球、ゲーム
研究テーマ
・3重実装・光再構成型ゲートアレイVLSI
経歴
2012年4月 愛知県立豊田西高校 入学
2015年3月 愛知県立豊田西高校 卒業
2015年4月 国立大学法人静岡大学工学部電気電子工学科 入学
2019年3月 国立大学法人静岡大学工学部電気電子工学科 卒業
2019年4月 国立大学法人静岡大学大学院総合科学技術研究科工学専攻電気電子工学コース 入学
資格
業績
表彰
- IEEE 名古屋支部国際会議研究発表賞,IEEE 名古屋支部,吉永 透,2020年3月
国際学会
- Toru Yoshinaga, Minoru Watanabe, “Optically Reconfigurable Gate Array with a triple modular redundancy,”
International Conference on Space Science and Communication, Johor, Malaysia, July, 2019. - T. Yoshinaga, M. Watanabe, “Triple modular redundancy optically reconfigurable gate array,”
Fukushima Research Conference “Radiation Hardness and Smartness in Remote Technology for Nuclear Decommissioning”, p. ***, Fukushima, Japan, Nov., 2018.
国内学会
- 吉永 透,渡邊 実,「3重実装・光再構成型ゲートアレイVLSI」,
電子情報通信学会技術研究報告(リコンフィギャラブルシステム研究会),pp. **-**,サテライトキャンパスひろしま,12月6日,2018. - 吉永 透,渡邊 実,「三重実装が可能な光再構成型ゲートアレイVLSI」,
日本原子力学会 2019年秋の大会,富山大学五福キャンパス,9月13日,2019.
所属学会