OB 森脇烈

森脇 烈 (Retsu Moriwaki)


趣味:映画鑑賞

研究テーマ
・光再構成型ゲートアレイVLSIの研究開発

経歴
2005年3月 高知県立高知小津高等学校 卒業
2005年4月 静岡大学工学部電気電子工学科 入学
2008年4月 1年間休学し、イスラエルのキブツ・エインハショフェットにて語学留学(ヘブライ語)
2010年3月 静岡大学工学部電気電子工学科 卒業
2010年4月 静岡大学大学院工学研究科電気電子工学専攻 入学
2012年3月 静岡大学大学院工学研究科電気電子工学専攻 卒業
2012年4月 静岡大学大学院自然科学系教育部ナノビジョン工学専攻 入学
2013年4月 日本学術振興会特別研究員(DC2)採用

業績
表彰

  1. Second Prize in FPGA Design Contest 2014,
    T. Fujimori, R. Moriwaki, M. Seo, K. Akagi, H. Ito, T. Kubota, S. Furukawa, M. Watanabe,
    International Conference on Field-Programmable Technology, Dec. 2014.
  2. Third Prize in FPGA Design Contest 2014,
    T. Fujimori, R. Moriwaki, M. Seo, K. Akagi, H. Ito, T. Kubota, S. Furukawa, M. Watanabe,
    International Conference on Field-Programmable Technology, Dec. 2014.
  3. Winner of the Open League in FPGA Design Contest 2014 AISO CUP,
    T. Fujimori, M. Seo, K. Akagi, R. Moriwaki, T. Yoza, Y. Torigai, M. Watanabe,
    International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, June, 2014.
  4. Champion of the Regulation League in FPGA Design Contest 2014 AISO CUP,
    T. Fujimori, M. Seo, K. Akagi, R. Moriwaki, T. Yoza, Y. Torigai, M. Watanabe,
    International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, June, 2014.
  5. HDL Champion of the Regulation League in FPGA Design Contest 2014 AISO CUP,
    T. Fujimori, M. Seo, K. Akagi, R. Moriwaki, T. Yoza, Y. Torigai, M. Watanabe,
    International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, June, 2014.
  6. 学長賞 受賞(ICFPT Design Competition優勝の為)
  7. T. Yoza, R. Moriwaki, Y. Torigai, Y. Kamikubo, T. Kubota, T. Watanabe, T. Fujimori, H. Ito, M. Seo, K. Akagi, Y. Yamaji, M. Watanabe,
    First Place in ICFPT Design Competition 2013,Dec. 2013
  8. T. Yoza, R. Moriwaki, Y. Torigai, Y. Kamikubo, T. Kubota, T. Watanabe, T. Fujimori, H. Ito, M. Seo, K. Akagi, Y. Yamaji, M. Watanabe,
    HDL Champion in ICFPT Design Competition 2013,Dec. 2013.
  9. 森脇烈,余座貴志,渡邊貴弘,鳥飼勇希,上窪勇貴,山地勇一郎,窪田貴之,伊藤宏幸,渡邊実
    第3回相磯秀夫杯 FPGAデザインコンテスト 優勝 2013年9月
  10. 学長表彰2012年度, 渡邊研究室
  11. 森脇、余座、上窪、鳥飼、谷川、窪田、伊藤、白橋、渡邊
    FPT 2012 Design Competition — Connect6, 優勝, 2012
  12. 森脇、余座、渡辺、上窪、鳥飼、白橋、伊藤、窪田、谷川、山地、青山
    瀬尾、渡邊HEART国際会議-connect6優勝,2012
  13. 学長表彰2011年度, 渡邊研究室
  14. 社会人基礎力育成グランプリ2012決勝大会, 準大賞
  15. FPT 2011 Design Competition — Connect6, 優勝, 2011
  16. 社会人基礎力育成グランプリ2012関東地区予選大会, 優秀賞
  17. 渡辺貴弘,森脇烈,山地勇一郎,上窪勇貴,鳥飼勇希,仁平優基,余座貴志,上野由美子,青山裕司,渡邊実,
    第1回 相磯秀夫杯 FPGAデザインコンテスト 優勝, 2011
  18. 国際会議研究発表賞, 2011
  19. 電子情報通信学会東海支部 学生研究奨励賞, 2011
  20. T. Mabuchi, T. Watanabe, R. Moriwaki, Y. Aoyama, A. Gundjalam, Y. Yamaji, H. Nakada, M. Watanabe,
    Certificate in Design Competition, The 2010 International Conference on Field-Programmable Technology, Dec., 2010

学術論文

  1. A. Ogiwara, M. Watanabe, R. Moriwaki,
    “Temperature dependence of anisotropic diffraction in holographic polymer-dispersed liquid crystal memory,”
    Applied Optics, Vol. 52, Issue 26, pp. 6529-6536, Sep., 2013.
  2. A. Ogiwara, M. Watanabe, R. Moriwaki,
    “Formation of temperature dependable holographic memory using holographic polymer dispersed liquid crystal,”
    Optics letters, Vol. 38, Issue 7, pp. 1158–1160, April, 2013.
  3. R. Moriwaki, M. Watanabe,
    “Optical configuration acceleration on a new optically reconfigurable gate array VLSI using a negative logic implementation,”
    Applied Optics, Vol. 52, No. 9, pp. 1939–1946, March, 2013.
    DOI: 10.1364/AO.52.001939 (OSA Publishing: Open Access)[Paper]

国際学会

  1. R. Moriwaki, H. Ito, K. Akagi, M. Watanabe, A. Ogiwara, H. Makawa,
    “Total ionizing dose effects of optical components on an optically reconfigurable gate array,”
    International Workshop on Applied Reconfigurable Computing, Lecture Notes in Computer Science, Vol. 9040, pp. 393-400, Bochum, Germany, April, 2015.
    DOI: 10.1007/978-3-319-16214-0_35 (Sprinter Link)
  2. R. Moriwaki, H. Ito, M. Watanabe, A. Ogiwara, H. Maekawa,
    “Radiation tolerance of optically reconfigurable gate arrays,”
    International Symposium Toward the Future of Advanced Researches in Shizuoka University, Shizuoka, Japan, Jan., 2015.
  3. R. Moriwaki, H. Maekawa, A. Ogiwara, M. Watanabe,
    “An optically reconfigurable gate array with an angle-multiplexed holographic memory,”
    IEEE/ACM Great Lake Symposium on Very Large Scale Integrated circuits, pp. 341-346, Texas, USA, May, 2014.
    DOI: 10.1145/2591513.2591597 (ACM DIGITAL LIBRARY)
  4. A. Ogiwara, H. Maekawa, M. Watanabe, R. Moriwaki,
    “Formation of holographic memory for optically-reconfigurable gate array by angle-multiplexing recording of multi-circuit information in liquid-crystal composites,”
    Proceedings of SPIE, Vol. 9004, pp. 90040M-1-90040M-8, San Francisco, USA, Feb., 2014.
    DOI: 10.1109/CLEOPR.2015.7376567 (IEEE Xplore)
  5. T. Yoza, R. Moriwaki, Y. Torigai, Y. Kamikubo, T. Kubota, T. Watanabe, T. Fujimori, H. Ito, M. Seo, K. Akagi, Y. Yamaji, M. Watanabe,
    “FPGA Blokus Duo Solver using a massively parallel architecture,”
    International Conference on Field-Programmable Technology, pp. 494-497, Kyoto, Japan, Dec., 2013.
    DOI: 10.1109/FPT.2013.6718426 (IEEE Xplore)
  6. A. Ogiwara, H. Maekawa, M. Watanabe, R. Moriwaki,
    “Angle-multiplexing recording of multi-context for optically reconfigurable gate array in holographic memory using liquid crystal composites,”
    Microoptics Conference (MOC’13), Tokyo, Japan, Oct., 2013 (accepted).
    http://ieeexplore.ieee.org/document/6715109/ (IEEE Xplore)
  7. R. Moriwaki, M. Watanabe,
    “A fine-grained dependable optically reconfigurable gate array as a multi-soft-core processor platform,”
    IEEE 7th International Symposium on Embedded Multicore SoCs, pp. 7-12, Tokyo, Japan, Sep., 2013.
    DOI: 10.1109/MCSoC.2013.33 (IEEE Xplore)
  8. R. Moriwaki, M. Watanabe, A. Ogiwara,
    “Configuration on an optically reconfigurable gate array under the maximum 120°C temperature condition,”
    OptoElectronics and Communications Conference, pp. 1-2, Kyoto, Japan, July, 2013.
    http://ieeexplore.ieee.org/document/6597390/ (IEEE Xplore)
  9. A. Ogiwara, H. Maekawa, M. Watanabe, R. Moriwaki,
    “Formation of Holographic Memory by Recording of Multi-context in Liquid Crystal Composites,”
    Conference on Lasers and Electro-Optics Pacific Rim, pp. 1-2, Kyoto, Japan, July, 2013.
    DOI: 10.1109/CLEOPR.2013.6600439 (IEEE Xplore)
  10. R. Moriwaki, T. Yoza, Y. Kamikubo, Y. Torigai, A. Tanigawa, T. Kubota, H. Ito, Y. Shirahashi, M. Watanabe,
    “A 7-depth search FPGA Connect6 Solver,”
    International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, pp. 95-98, Edinburgh, United Kingdom, June, 2013.
  11. A. Ogiwara, M. Watanabe, R. Moriwaki,
    “Temperature Dependable Holographic Memory Using Holographic Polymer-dispersed Liquid Crystal,”
    Progress In Electromagnetics Research Symposium, pp. 322-325, Taipei, Taiwan, March, 2013.
  12. R. Moriwaki, M. Watanabe, A. Ogiwara,
    “A 9-configuration-contextoptically reconfigurable gate array using a polymer-dispersed liquid crystal holographic memory,”
    Takayanagi Kenjiro Memorial Symposium, pp. S3_10_1 – S3_10_4, Shizuoka, Japan, Nov., 2012.
  13. R. Moriwaki, M. Watanabe,
    “Optical configuration acceleration on a new optically reconfigurable gate array VLSI using a negative logic implementation,”
    International Conference on engineering of reconfigurable systems and algorithms, pp. 127-132, Las Vegas, USA, July, 2012.
  14. R. Moriwaki, T. Yoza, Y. Kamikubo, Y. Torigai, T. Watanabe, Y. Aoyama, M. Seo, M. Watanabe,
    “FPGA Connect6 Solver with Hardware Sort Units,”
    International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, pp. 163-166, Okinawa, Japan, May, 2012.
  15. T. Watanabe, R. Moriwaki, Y. Yamaji, Y. Kamikubo, Y. Torigai, Y. Nihira, T. Yoza, Y. Ueno, Y. Aoyama, M. Watanabe,
    “An FPGA Connect6 Solver with a Two-Stage Pipelined Evaluation,”
    IEEE International Conference on Field-Programmable Technology, CD-ROM, New Delhi, India, Dec., 2011.
    DOI: 10.1109/FPT.2011.6133249 (IEEE Xplore)
  16. R. Moriwaki, M. Watanabe, A. Ogiwara, F. Kobayashi,
    ” Multi-context optically reconfigurable gate array using a polymer-dispersed liquid crystal holographic memory, ”
    MICROOPTICS CONFERENCE, pp. 1-2, Sendai, Japan, Nov., 2011.
    http://ieeexplore.ieee.org/document/6110329/(IEEE Xplore)
  17. R. Moriwaki, M. Watanabe,
    “A configuration speed acceleration method for a sequential circuit using a negative logic implementation,”
    IEEE International Conference on Space Optical Systems and Applications, pp. 213-217, Santa Monica, USA, May, 2011.
    DOI: 10.1109/ICSOS.2011.5783670 (IEEE Xplore)
  18. R. Moriwaki, M. Watanabe,
    “Background light effect of a dynamically reconfigurable vision-chip architecture,”
    IEEE International Symposium on System Integration, pp. 426-430, Sendai, Japan, Dec., 2010.
    DOI: 10.1109/SII.2010.5708363 (IEEE Xplore)
  19. T. Mabuchi, T. Watanabe, R. Moriwaki, Y. Aoyama, A. Gundjalam, Y. Yamaji, H. Nakada, M. Watanabe,
    “Othello solver based on a soft-core MIMD processor array,”
    IEEE International Conference on Field-Programmable Technology, pp.511-514, Beijing, China, Dec., 2010.
    DOI: 10.1109/FPT.2010.5681470 (IEEE Xplore)
  20. R. Moriwaki, M. Watanabe,
    “Power reduction method using negative logic implementation,”
    IEEE Symposium on Low-Power and High-Speed Chips, p. 192, Yokohama, Japan, April, 2010.
  21. R. Moriwaki, M. Watanabe,
    “An optical configuration acceleration method using negative logic implementation,”
    International Conference on Emerging Trends in Electronic and Photonic Devices & Systems, pp. 552 – 555, Varanasi, INDIA, Dec., 2009.
    DOI: 10.1109/ELECTRO.2009.5441043 (IEEE Xplore)

国内学会

  1. 伊藤宏幸,森脇 烈,渡邊 実,「光再構成型ゲートアレイの並列構成法の放射線耐性に関する一考察」,
    電子情報通信学会技術研究報告(リコンフィギャラブルシステム研究会),pp. 31-34, 慶応大学,1月29日,2015.
  2. 森脇烈,伊藤宏幸,前川輝,渡邊実,荻原昭文,「光再構成型ゲートアレイのホログラムメモリ部の放射線耐性」,
    電子情報通信学会技術研究報告(リコンフィギャラブルシステム研究会),pp. 19-22,杜の宿(宮島) ,9月18日,2014.
  3. 荻原昭文,前川 輝,渡邊 実,森脇 烈,「角度多重記録による液晶ホログラムメモリを用いた光再構成試験」
    第61回応用物理学会春季学術講演会,青山学院大学,3月18日,2014.
  4. 森脇烈,渡邊実,「負論理回路実装を活用した光再構成型ゲートアレイの放射線耐性の向上手法」
    宇宙科学技術連合講演会,米子コンベンションセンター,10月9日,2013.
  5. 前川 輝,荻原昭文,渡邊 実,森脇 烈,「光再構成用コンテキストデータの液晶ホログラムへの角度多重記録」,
    応用物理学会秋季学術講演会,p.*,同志社大学,9月,2013.
  6. 荻原 昭文,志智 弘,渡邊実,森脇 烈,「光再構成型ゲートアレイ用液晶ホログラムメモリの温度依存性」,
    応用物理学会春季学術講演会,p. *, 神奈川工科大学,3月,2013.
  7. 森脇烈,渡邊実,荻原昭文,「偏光依存性ホログラムメモリを用いた9コンテキスト光再構成型ゲートアレイ」,
    電子情報通信学会技術研究報告(リコンフィギャラブルシステム研究会)
    Vol. 112,No. 325,Reconf2012-46-Reconf2012-60,pp. 29-32,九州大学医学部百年講堂,11月,2012
  8. 森脇,渡邊実,「明点ビット数の最小化による順序回路の高速構成手法」,
    LSIとシステムのワークショップ, 講演資料集およびポスター資料集, pp. 185-187, 北九州国際会議場, 5月, 2010.
  9. 森脇,渡邊実,「負論理回路実装による光再構成の高速化手法」,
    電子情報通信学会技術研究報告(VLSI設計技術研究会),
    Vol. 109, no. 201, VLD2009-41, pp. 67-70, 大阪大学, 9月, 2009.

所属学会
・IEEE   学生会員
・電子情報通信学会   学生会員