OB 谷端蒼

谷端 蒼 (Aoi Tanibata)


趣味:カラオケ,ゲーム,テニス

研究テーマ
・VTRを用いた光再構成型ゲートアレイへの配置配線

経歴
2009年4月 和歌山県立桐蔭高等学校 入学
2012年3月 和歌山県立桐蔭高等学校 卒業
2012年4月 国立大学法人静岡大学工学部電気電子工学科 入学
2016年3月 国立大学法人静岡大学工学部電気電子工学科 卒業

業績
表彰

  1. (世界一位) First Place in FPGA Design Competition 2015,
    T. Fujimori, T. Akabe, Y. Ito, K. Akagi, S. Furukawa, A. Tanibata, M. Watanabe,
    International Conference on Field-Programmable Technology, Dec. 2015.

学術論文

国際学会

  1. T. Fujimori, T. Akabe, Y. Ito, K. Akagi, S. Furukawa, H. Shinba, A. Tanibata, M. Watanabe,
    “FPGA Trax Solver based on a Neural Network Design,”
    International Conference on Field-Programmable Technology, pp. 260-263, Queenstown, New Zealand, Dec. 2015.
    DOI: 10.1109/FPT.2015.7393119 (IEEE Xplore)

国内学会

所属学会