青山 裕司 (Yuji Aoyama)
趣味:お好み焼き作り,合気道
研究テーマ
・高速動的再構成型プロセッサの研究開発
業績
表彰
- 森脇、余座、渡辺、上窪、鳥飼、白橋、伊藤、窪田、谷川、山地、青山、瀬尾、渡邊、
HERART国際会議-connect6優勝,2012 - 学長表彰2011年度, 渡邊研究室
- 社会人基礎力育成グランプリ2012決勝大会, 準大賞
- FPT 2011 Design Competition — Connect6, 優勝, 2011
- 社会人基礎力育成グランプリ2012関東地区予選大会, 優秀賞
- 渡辺貴弘,森脇烈,山地勇一郎,上窪勇貴,鳥飼勇希,仁平優基,余座貴志,上野由美子,青山裕司,渡邊実,
第1回 相磯秀夫杯 FPGAデザインコンテスト 優勝, 2011 - T. Mabuchi, T. Watanabe, R. Moriwaki, Y. Aoyama, A. Gundjalam, Y. Yamaji, H. Nakada, M. Watanabe,
Certificate in Design Competition, The 2010 International Conference on Field-Programmable Technology, Dec., 2010
学術論文
国際学会
- R. Moriwaki, T. Yoza, Y. Kamikubo, Y. Torigai, T. Watanabe, Y. Aoyama, M. Seo, M. Watanabe,
“FPGA Connect6 Solver with Hardware Sort Units,”
International Workshop on Highly Efficient Accelerators and Reconfigurable Technologies, pp. 163-166, Okinawa, Japan, May, 2012. - T. Watanabe, R. Moriwaki, Y. Yamaji, Y. Kamikubo, Y. Torigai, Y. Nihira, T. Yoza, Y. Ueno, Y. Aoyama, M. Watanabe,
“An FPGA Connect6 Solver with a Two-Stage Pipelined Evaluation,”
IEEE International Conference on Field-Programmable Technology, CD-ROM, New Delhi, India, Dec., 2011.
DOI: 10.1109/FPT.2011.6133249 (IEEE Xplore) - Y. Aoyama, M. Watanabe,
“Reduction method of refresh cycles for a dynamic optically reconfigurable gate array,
IEEE Symposium on Low-Power and High-Speed Chips, CD-ROM, Yokohama, Japan, April, 2011. - T. Mabuchi, T. Watanabe, R. Moriwaki, Y. Aoyama, A. Gundjalam, Y. Yamaji, H. Nakada, M. Watanabe,
“Othello solver based on a soft-core MIMD processor array,”
IEEE International Conference on Field-Programmable Technology, pp.511-514, Beijing, China, Dec., 2010.
DOI: 10.1109/FPT.2010.5681470 (IEEE Xplore) - Y. Aoyama, M. Watanabe,
“Estimation of characteristic variation of photodiodes and its compensation method in an optically reconfigurable gate array,”
IEEE International SOC Conference, pp. 243-247, Las Vegas, USA, Sep., 2010.
DOI: 10.1109/SOCC.2010.5784753 (IEEE Xplore) - Y. Aoyama, M. Watanabe,
“Acceleration method of optical reconfigurations using analog configuration contexts,”
NASA/ESA Conference on Adaptive Hardware and Systems, pp. 304-308, California, USA, June, 2010.
DOI: 10.1109/AHS.2010.5546242 (IEEE Xplore) - Y. Aoyama, M. Watanabe,
“Configuration power reduction effect of an ORGA with analog configuration contexts,”
IEEE Symposium on Low-Power and High-Speed Chips, p. 189, Yokohama, Japan, April, 2010.
国内学会
- 青山,渡邊実,「ダイナミック光再構成型ゲートアレイのばらつき補正技術」,
LSIとシステムのワークショップ, 講演資料集およびポスター資料集, pp. 188-190, 北九州国際会議場, 5月, 2010. - 青山,渡邊実,「アナログコンテクストを用いたフォトダイオード特性の補正手法」,
電子情報通信学会技術研究報告(VLSI設計技術研究会),
Vol. 109, no. 393, VLD2009-97, pp.171-174, 慶応義塾大学, 1月, 2010. - 青山,渡邊実,「アナログコンテキストを用いた光再構成の最適化手法」
電子情報通信学会技術研究報告(信号処理研究会),
Vol. 109,No. 226, SIP2009-57,pp. 7-10,福井県 芦原温泉,10月,2009.
所属学会